share_log

AMD微代码升级:锐龙9000核心间延迟骤降58%

AMD微代碼升級:銳龍9000核心間延遲驟降58%

快科技 ·  09:32

快科技9月18日消息,AMD CCD+IOD Chiplest設計已經使用了好幾代,按理說爐火純青,但是在最新的銳龍9000系列上,卻出現了核心之間延遲驟然加大的情況,最高可達200納秒左右。

還好,最新的AGESA 1.2.0.1版微代碼終於解決了這一問題。

上週,華碩爲旗下600系列主板率先推送了1.2.0.2版微代碼。

有硬件愛好者使用銳龍9 9950X、ROG CROSSHAIR X670E GENE、CapFrameX實測顯示,對比1.2.0.1舊版微代碼,銳龍9000系列的核心間延遲從180納秒降低到了75納秒,幅度高達58%。


1.2.0.1

1.2.0.2

當然不同處理器、主板的情況略有差異,也有的測試顯示從200納秒降到了95納秒,幅度仍有52.5%。

還有網友發現,部分基準測試性能成績也更好了,比如說CineBench R23多核跑分提高了400-600分不等,當然幅度不大,只有大約1%。

不過也有人指出,銳龍9000的核心間延遲其實並不是真正的問題,只是之前顯示不精準,現在恢復正常了而已。

譯文內容由第三人軟體翻譯。


以上內容僅用作資訊或教育之目的,不構成與富途相關的任何投資建議。富途竭力但無法保證上述全部內容的真實性、準確性和原創性。
    搶先評論