share_log

Cadence Expands System IP Portfolio With Network on Chip to Optimize Electronic System Connectivity

Cadence Expands System IP Portfolio With Network on Chip to Optimize Electronic System Connectivity

Cadence通過網絡芯片擴展系統IP組合,以優化電子系統之間的連接。
鏗騰電子 ·  06/25 12:00

Cadence Janus NoC能夠使設計團隊更快、更好、更安全地實現更好的PPA,爲SoC差異化創造有價值的工程資源。

鏗騰電子公司今天進一步擴大了系統IP產品組合,增加了鏗騰網絡片上互連(NoC)。隨着越來越大、越來越複雜的SoC和分散式多芯片系統爲適應當今不斷增長的計算需求而普及,芯片組件內部和之間的數據傳遞變得越來越具有挑戰性,影響功率、性能和麪積(PPA)。鏗騰的Janus NoC能夠高效地管理這些同時進行的高速通信並具有最小的延遲時間,使客戶能夠更快地實現他們的PPA目標,同時降低風險。k-on-Chip (NoC) 擴展了其系統IP組合。隨着更大、更復雜的SoCs和分立式多芯片系統快速增長以適應今天不斷上升的計算需求,芯片組件內部和之間的數據傳輸變得越來越具有挑戰性,也影響了功耗、性能和麪積(PPA)。Cadence Janus NoC可以在高速通信中高效地管理這些同時進行的通信,使客戶更快達成其PPA目標而同時降低風險。 隨着越來越大、越來越複雜的SoC和分散式多芯片系統爲適應當今不斷增長的計算需求而普及,芯片組件內部和之間的數據傳遞變得越來越具有挑戰性,影響功率、性能和麪積(PPA)。鏗騰的Janus NoC能夠高效地管理這些同時進行的高速通信並具有最小的延遲時間,使客戶能夠更快地實現他們的PPA目標,同時降低風險。

鏗騰的Janus網絡片上互連(NoC)能夠高效地管理芯片組件內部和之間的這些同時進行的高速通信,具有最小的延遲時間。這使客戶能夠更快地實現他們的功率、性能和麪積(PPA)目標,從而爲SoC分化釋放寶貴的工程資源。

鏗騰的Janus網絡片上互連(NoC)能夠高效地管理芯片組件內部和之間的這些同時進行的高速通信,具有最小的延遲時間。這使客戶能夠更快地實現他們的功率、性能和麪積(PPA)目標,從而爲SoC分化釋放寶貴的工程資源。

“鏗騰是IP和設計質量領域的領導者,我們繼續投資於我們的基礎接口和處理器IP、系統IP、軟件和設計服務能力,以使我們的客戶能夠開發出差異化和分散化的設計,”鏗騰硅解決方案集團高級副總裁兼總經理Boyd Phelps說,“在這一戰略中,鏗騰Janus NoC的加入是一個重要的里程碑。從IP供應商到SoC設計合作伙伴的轉變爲我們的客戶帶來更大的價值,使他們能夠集中寶貴的工程資源來區分他們的芯片。”

Cadence Janus NoC利用了鏗騰電子可靠的時間證明的 Tensilica RTL 生成工具。客戶可利用鏗騰電子豐富的軟硬件組合進行仿真和仿真,此外還可以使用鏗騰電子的系統性能分析工具 (SPA) 深入了解其性能。通過啓動架構探索,這種流程能夠提供最佳的 NoC 設計,以滿足產品需求。該NoC利用鏗騰電子IP和品質的領先地位,爲技術支持的行業領先客戶滿意度提供保障。 客戶可以利用鏗騰廣泛的軟件和硬件組合來模擬和仿真他們的NoC,並使用鏗騰的系統性能分析工具(SPA)深入了解其性能。通過實現體系結構探索,這個流程可以得到滿足產品需求的最好的NoC設計。NoC利用鏗騰在IP領域的領導地位和質量,並得到了業內領先的技術支持客戶滿意度的支持。

鏗騰的Janus NoC可以緩解與當今複雜的SoC互聯相關的路由擁塞和時序問題,這些問題通常直到物理實現才會變得明顯。針對今天最緊迫的需求,鏗騰的第一代NoC爲未來的創新提供了平台,例如支持行業標準的內存和I/O一致性協議。目前的特點和優勢包括:

  • 鏗騰電子強大的、先進的界面使NoC配置變得容易,從小的子系統到完整的SoCs和未來的多芯片系統。 鏗騰強大的最先進的圖形用戶界面(GUI)能夠方便地對從小的子系統到全SoC和未來的多芯片系統進行NoC配置。
  • PPA優化後的RTL使SoC設計人員能夠達到其帶寬和延遲目標。分組消息使得利用電線更高,減少電線數量和時序封閉挑戰。 PPA優化的RTL使SoC設計人員能夠實現他們的帶寬和延遲目標。數據包式消息使電線的利用率更高,減少電線數量和時序閉合挑戰。
  • NoC內置功耗 管理、時鐘域交叉和寬度匹配,減少設計複雜性。 NoC的內置電源管理、時鐘域交叉和寬度匹配可以降低設計複雜性。
  • 鏗騰電子的廣泛仿真和仿真能力可以進行早期的架構探索,從而可以快速驗證PPA結果,確保配置符合設計要求。 鏗騰廣泛的模擬和仿真能力使早期體系結構探索成爲可能,允許快速驗證PPA結果以確保配置滿足設計要求。
  • 客戶可以設計一個子系統並將其重用於NoC的完整SoC上下文,從而在未來的多芯片系統中重用。 客戶可以設計一個子系統,並在NoC的全SoC上下文中重複使用它,從而在多芯片系統中實現未來的重複使用。
  • 靈活:NoC兼容任何具有行業標準接口的IP,包括AXI4和AHB。

英特爾晶圓廠生態技術辦公室的VP兼GM Suk Lee表示:“我們很高興看到鏗騰通過投資於系統級解決方案來擴展其IP組合。由於NoC對今天的大多數SoC子系統都至關重要,我們支持Cadence在開發其NoC時的這些舉措,並期待他們在未來繼續擴展他們的IP產品組合。”

可用性和相關資源

鏗騰Janus NoC將於2024年7月推出。

關於鏗騰:

Cadence是電子系統設計中的關鍵領導者,憑藉30多年的計算軟件專業知識以建立起來。該公司應用其基礎智能系統設計策略,提供軟件、硬件和IP,並將設計理念變成現實。Cadence的客戶是全球最具創新性的公司,從芯片到電路板再到最具動態市場應用(包括超大規模計算、5g概念通信、汽車、移動、航空航天、消費、工業和醫療)的完整系統,交付了非凡的電子產品。《財富》雜誌連續10年將Cadence評爲100強公司之一。了解更多請訪問cadence.com.

特色板塊

Cadence新聞稿
408-944-7039
newsroom@cadence.com

來源:Cadence Design Systems, Inc。

譯文內容由第三人軟體翻譯。


以上內容僅用作資訊或教育之目的,不構成與富途相關的任何投資建議。富途竭力但無法保證上述全部內容的真實性、準確性和原創性。
    搶先評論